AMD EPYC Venice: до 256 ядер та 512 потоків у серверних CPU на Zen 6
У мережу витікли нові дані про серії серверних процесорів AMD EPYC 9006 Venice, які стануть першими чіпами компанії, випущеними за 2-нм техпроцесу TSMC. На тлі майбутнього запуску в 2025 році, почали з'являтися подробиці про конфігурацію, архітектуру та споживання новинок. Витоку надійшли з азіатських форумів, включаючи Baidu, а також джерел, близьких до серверних ОЕМ-партнерів AMD.
Згідно з цими даними, лінійка буде розділена на Zen 6 та Zen 6C-модифікаціїЯк це було раніше з Zen 4/5 і Zen 4C/5C. Стандартні Zen 6-чіпи отримають до 96 ядер та 192 потоки, у той час як ущільнені Zen 6C-моделі обіцяють до 256 ядер та 512 потоків - Вдвічі більше, ніж максимум у поточних процесорів Turin. Архітектура передбачає використання до 8 CCD-блоків на чіпі, кожен із яких містить 12 ядер.
На окрему увагу заслуговує обсяг кешу третього рівня: повідомляється, що кожен CCD міститиме до 128 МБ L3, що еквівалентно 2 МБ кешу на ядро у варіантах Zen 6C. Центральний IOD буде розширено для збільшення I/O-можливостей, включаючи підтримку 12- та 16-канальної DDR5-пам'яті. Плати з сокетами SP7 та SP8 розділять лінійку за рівнями: SP7 – для високопродуктивних HPC-сценаріїв, SP8 – для більш енергоефективних рішень.
Інтерес викликають і TDP-показники майбутніх EPYC-чіпів: за даними джерела Bionic_Squash, Zen 6C на SP7 може досягати 600 Вт, тоді як SP8-версії залишаться в межах 350-400 Вт. Це різке зростання в порівнянні з Zen 5-серією, але воно виправдане щільністю обчислювальних блоків.